这是《YPS行业门户系统》综合演示网站
您好!欢迎光临YPS行业综合门户☺ [免费注册] [登录]
打造中国第一行业门户,助您问鼎行业巅峰!

SK海力士突破HBM堆叠层数限制,MR-MUF和混合键合封装两手抓

来源:YPS数据挖掘大师   2024-09-04   浏览:142   字号:T|T
摘要:YPS行业门户系统9月4日消息,SK海力士封装研发副社长李康旭(KangwookLee)于9月3日出席“2024年异构集成全球峰会”,发表了名为“面向人工智能时代的HBM和先进封装技术”的演讲,表示公司正在开发16层HBM4内存。Lee在演讲中强调异构集成技术(封装不同工艺的半导体芯片)重要性日益凸显,通过合理利用该技术,海力士将进一步提高第6代HBM4产品(计划明年产量)的性能。目前的8层和12……
  YPS行业门户系统 9 月 4 日消息,SK 海力士封装研发副社长李康旭(Kangwook Lee)于 9 月 3 日出席“2024 年异构集成全球峰会”,发表了名为“面向人工智能时代的 HBM 和先进封装技术”的演讲,表示公司正在开发 16 层 HBM4 内存。

  Lee 在演讲中强调异构集成技术(封装不同工艺的半导体芯片)重要性日益凸显,通过合理利用该技术,海力士将进一步提高第 6 代 HBM4 产品(计划明年产量)的性能。

  目前的 8 层和 12 层 HBM3E 每秒可处理超过 1.18TB (太字节)的数据,并支持高达 36GB 的容量。HBM4 将提供 12 层和 16 层产品,最大容量为 48GB,数据处理速度超过每秒 1.65TB。

  Lee 表示:“通过在 HBM4 的基础芯片上应用逻辑工艺,我们预计性能和能效都将得到提升”。

  SK Hynix 和台积电正在合作开发 HBM4,计划于 2025 年量产。开发的关键是使用台积电的 5 纳米工艺来创建 HBM4 封装底部的基底芯片。

  HBM 是在基底芯片上堆叠多个 DRAM,并使用 TSV(硅通孔)技术将它们垂直连接起来。基底芯片连接到 GPU(图形处理单元)并控制 HBM 的性能。

  Lee 还强调了 SK Hynix 采用的先进 MR-MUF 技术的优势。MR-MUF 封装技术可实现低粘合压力和温度应用以及批量热处理,与其他工艺相比,在散热方面具有 30% 以上的性能优势。

  YPS行业门户系统援引他的演讲内容:“我们正在为 16 层产品准备先进的 MR-MUF 和混合键合(Hybrid Bonding)方法,并计划选择满足客户需求的最佳方法”。

  SK 海力士目前正在利用 MR-MUF 技术批量生产 HBM3 和 HBM3E 8 层产品,并利用先进的 MR-MUF 技术批量生产 12 层产品,HBM4 12 层产品也将使用同款技术,这些产品计划于明年下半年出货。此外,SK Hynix 还在为 HBM4 之后的第七代 HBM4E 做准备。

  以上图源:technews
关于

SK海力士突破HBM堆叠层数限制,MR-MUF和混合键合封装两手抓

相关信息
  • 肯定级别:
    • 肯定级别5分
    • 1
    • 2
    • 3
    • 4
    • 5
    评论者:  登录   游客
  • 提示:计算输入长度时包括格式代码。
    /800
  • 验证码: 验证码  
登录名:
密 码:
验证码: 验证码
业务流程
支付方式
快速链接
常见问题
服务与支持
咨询热线:0532-88781131 15166683288 13963906391
[YPS大型行业门户网站系统] 打造中国第一行业门户,助您问鼎行业巅峰!
未经授权禁止抄袭、镜像本站.  如有违反,追究法律责任.
Copyright ©2012
yps.yuhou.cn
[ YPS行业综合门户 ]